

# 第七讲 RISC-V指令和单周期处理器 RISC-V & SingleCycle CPU

佟冬 tongdong@pku.edu.cn

微处理器研究开发中心(MPRC) 计算机科学技术系

北京大学



#### 设计准则1:层次化(抽象)



```
temp = v[k];
v[k] = v[k+1];
v[k+1] = temp;
             x3, 0(x10)
x4, 4(x10)
x4, 0(x10)
   SW
            1110 0010 0000 0000
                                    0000
1000 1110 0001 0000 0000 0000
                                    0000 0100
1010 1110 0001 0010 0000 0000
                                    0000 0000
1010 1101 1110 0010 0000 0000 0000 0100
      Register File
        ALU
```

#### **RISC-V**



- □新的开源的、免费的指令系统,逐渐壮大的共享 软件生态环境支持。
  - 32位、64位和128位多种形态(本课程用32位RV32I)
- □为什么用RISC-V而不用Intel 80x86?
  - RISC-V 简单、优雅,不需要更重繁琐的细节。
  - RISC-V 已经在世界范围内被爆发式的使用,尤其在加速器和物联网领域。



#### RISC-V汇编中的变量:寄存器

□RV32I共有32个32位寄存器

- □RISC-V的寄存器编号: x0 x31
- □x0 特殊寄存器,长为0值
  - 因此实际上只有31个32位寄存器可以用来保存变量值
- □每个寄存器可以用其他的名字来访问
  - C语言的ABI定义



#### RISC-V汇编中的注释

- □注释是一种提高代码可读性的方法
- □RISC-V中用"井号"(#)作为注释标志
  - 所有处在井号后面的字母是注释,会被汇编器忽略
  - 就像C99中的"//"

- □注意:与C语言不同
  - C语言的注释形式 /\* 注释 \*/ 可以扩展多行注释

#### 100 北京大学

#### RISC-V的汇编格式

□指令语法:

One two, three, four add x1, x2, x3 其中:

One = 操作名称

two = 操作目的结果("destination")

three = 第一源操作数 ("source1")

four = 第二源操作数 ("source2")

- □语法是刚性的:
  - 1个操作,3个操作数
- □可以通过规整性简化硬件实现。



#### RISC-V汇编中的加法和减法

- □汇编中的加法
  - 例: add x1,x2,x3 (RISC-V)
  - 等效于: a = b + c (C语言)
  - 其中C变量⇔ RISC-V寄存器:

$$a \Leftrightarrow x1, b \Leftrightarrow x2, c \Leftrightarrow x3$$

- □汇编中的减法
  - 例: sub x3,x4,x5 (RISC-V)
  - 等效于: d = e f (C语言)
  - 其中C变量 ⇔ RISC-V寄存器:

$$d \Leftrightarrow x3$$
,  $e \Leftrightarrow x4$ ,  $f \Leftrightarrow x5$ 

□ 注意: C语言中的一行可能对应多行的汇编

#### 100 北京大学

#### RISC-V的立即数

- □立即数是常量数
- □立即数经常用到,需要特别指令
- □立即数加法Add Immediate: addi x3,x4,10 (RISC-V) f = g + 10 (C语言)
- □负立即数 addi x3,x4,-10 (RISC-V) f = g - 10 (C语言)
- □为什么不需要立即数减法指令?

#### Zero寄存器



- □特殊的立即数,数零(0),经常出现在代码中
- □所以寄存器0 (x0)被硬连线成值0,例如
  - add x3,x4,x0 (RISC-V)
  - f = g (C语言)
- □因为实在硬件中定义的, 所以下面的指令
  - add x0,x3,x4 将不做任何事!



#### RISC-V的内存地址

- □字节为单位编址
- □RV32I中的字word包括4个字节
- □采用Little\_endian小端法的地址排布

字中的最低字节Least-significant byte

| 15       | 14    | 13   | 12  |
|----------|-------|------|-----|
| 11       | 10    | 9    | 8   |
| 7        | 6     | 5    | 4   |
| 3        | 2     | 1    | 0   |
| <br>1 2/ | 22 16 | 15 Q | 7 0 |

**最低字节最小地址** 

"小端法"表示地址0



### 从内存到寄存器的数据读load

- □C代码 int A[100]; g = h + A[3];
- □使用RISC-V的Load Word (lw) 指令 lw x10,12(x15) # Reg x10 gets A[3] add x11,x12,x10 # g = h + A[3]
- □注意: x15 基址寄存器 (指到A[0]) 12 字节单位的偏移offset
- □在汇编时刻,偏移必须是常值。



#### 从寄存器到内存的数据写store

```
□C代码
  int A[100];
  A[10] = h + A[3];
□使用RISC-V的Store Word (sw)指令
  lw x10,12(x15)
                     # Temp reg x10 gets A[3]
  add x10,x12,x10
                     # Temp reg x10 gets h + A[3]
  sw x10,40(x15)
                    \# A[10] = h + A[3]
□注: x15 - 基址寄存器(指针)
     12,40 - 字节为单位的偏移offset
     x15+12和x15+40 必须是4的倍数
```

#### 1 北京大学

#### RISC-V分支指令

- □基于计算,做些不同的事
- □在高级编程语言中if-语句
- □在RISC-V: if-语句指令是

beq register1,register2,L1

- □ 意义: 跳转到语句标号L1 如果(register1中的值) == (register2中的值)
  - ...否则,进行下一条语句
- □beq 代表相等则转移
- □定一条指令: bne 代表不相等则转移

#### 分支指令类型



□分支指令: 改变控制流

- □条件分支指令Conditional Branch 依赖比较的结果改变控制流
  - branch if equal (beq) or branch if not equal (bne)
  - branch if less than (blt) and branch if greater than or equal (bge)
- □非条件分支指令Unconditional Branch
  - RISC-V指令: 跳转(jal), jal label
  - 伪代码: j label



#### If-else程序实例

#### □假设编译后变量分配

$$f \rightarrow x10$$

$$i \rightarrow x13$$

$$g \rightarrow x11$$
  $h \rightarrow x12$ 

$$j \rightarrow x14$$

if 
$$(i == j)$$

$$f = g + h$$
;

else

bne x13,x14,Else

add x10,x11,x12

j Exit

$$f = g - h$$
; Else: sub x10,x11,x12

**Exit:** 



#### RISC-V逻辑运算指令

#### □ 两种指令

- 寄存器: and x5, x6, x7 # x5 = x6 & x7

- 立即数: andi x5, x6, 3 # x5 = x6 & 3

| 逻辑操作    | <b>C</b><br>操作符 | <b>Java</b><br>操作符 | RISC-V<br>指令 |
|---------|-----------------|--------------------|--------------|
| 按位与AND  | &               | &                  | and          |
| 按位或OR   |                 |                    | or           |
| 按位异或XOR | ^               | ^                  | xor          |
| 逻辑左移    | <<              | <<                 | sll          |
| 逻辑右移    | >>              | >>                 | srl          |

#### 100 北京大学

#### R型指令格式



- □32位指令分为6个指令域
- □例如
  - opcode: 7比特指令域,指令的6-0位
  - rs2: 5比特指令域,指令的24-20位

#### R型指令格式



| 31 25  | 24 20 | 19 15 | 14 12  | 11 | 76 0   |
|--------|-------|-------|--------|----|--------|
| funct7 | rs2   | rs1   | funct3 | rd | opcode |
| 7      | 5     | 5     | 3      | 5  | 7      |

- □ opcode: 部分表明指令类型
  - 如R型指令, opcode=0110011
- □ funct7+funct3: 表明某opcode指令类型下的具体指令操作功能
- □rd目标寄存器,rs1第一源寄存器,rs2第二源寄存器
  - 分别为5比特,表示32个寄存器地址(x0-x31)





□RISC-V的汇编指令

add x18, x19, x10

| 31 2    | 5 24 20 | 19 15  | 14 12  | 11    | 76 0    |    |
|---------|---------|--------|--------|-------|---------|----|
| funct7  | rs2     | rs1    | funct3 | rd    | opcode  |    |
| 7       | 5       | 5      | 3      | 5     | 7       | •  |
|         |         |        |        |       |         |    |
| 0000000 | 01010   | 10011  | 000    | 10010 | 0110011 |    |
| add     | rs2=10  | rs1=19 | add    | rd=18 | Rea-Rea | OI |



#### RV32I的所有R型指令

- □注意观察funct7的编码
- □add和sub指令的区别,srl和sra的区别

| 0000000 | rs2 | rs1 | 000 | rd | 0110011 |
|---------|-----|-----|-----|----|---------|
| 0100000 | rs2 | rs1 | 000 | rd | 0110011 |
| 0000000 | rs2 | rs1 | 001 | rd | 0110011 |
| 0000000 | rs2 | rs1 | 010 | rd | 0110011 |
| 0000000 | rs2 | rs1 | 011 | rd | 0110011 |
| 0000000 | rs2 | rs1 | 100 | rd | 0110011 |
| 0000000 | rs2 | rs1 | 101 | rd | 0110011 |
| 0100000 | rs2 | rs1 | 101 | rd | 0110011 |
| 0000000 | rs2 | rs1 | 110 | rd | 0110011 |
| 0000000 | rs2 | rs1 | 111 | rd | 0110011 |
|         |     |     |     |    |         |

add
sub
sll
slt
sltu
xor
srl
sra
or
and

## I型指令格式





- □R型指令的rs2和funct7合并成立即数Imm[11:0]
- □12位有符号整型数
- □运算时符号扩展成32位整型数
- □大于12位的立即数如何构造?





□RISC-V汇编指令

Add x15, x1, -50

| 31        | 20 19 | 15  | 14 12  | 11 | 7 6    | 0 |
|-----------|-------|-----|--------|----|--------|---|
| imm[11:0] |       | rs1 | funct3 | rd | opcode |   |
| 12        |       | 5   | 3      | 5  | 7      |   |

| 111111001110 | 00001 | 000 | 01111 | 0010011 |
|--------------|-------|-----|-------|---------|
| imm=-50      | rs1=1 | add | rd=15 | OP-Imm  |



#### RV32I的所有I型指令

- □注意观察立即数移位指令的立即数指令域
- □5比特移位立即数,7比特funct7

| imm[1         | 1:0]  | rs1 | 000 | rd | 0010011 |
|---------------|-------|-----|-----|----|---------|
| imm[1         | 1:0]  | rs1 | 010 | rd | 0010011 |
| imm[1         | 1:0]  | rs1 | 011 | rd | 0010011 |
| imm[1         | 1:0]  | rs1 | 100 | rd | 0010011 |
| imm[11:0]     |       | rs1 | 110 | rd | 0010011 |
| imm[1         | 1:0]  | rs1 | 111 | rd | 0010011 |
| 0000000       | shamt | rs1 | 001 | rd | 0010011 |
| 0000000       | shamt | rs1 | 101 | rd | 0010011 |
| 0100000 shamt |       | rs1 | 101 | rd | 0010011 |
|               |       |     |     |    |         |

addi
slti
sltiu
xori
ori
andi
slli
srli
srai



#### load指令的指令格式

| 31 | 20           | 19   | 15 14    | 12    | 11   | 7 6    | 0 |
|----|--------------|------|----------|-------|------|--------|---|
|    | imm[11:0]    | rs1  | f        | unct3 | rd   | opcode |   |
|    | 12           | 5    |          | 3     | 5    | 7      |   |
|    | offset[11:0] | base | <b>e</b> | width | dest | LOAD   |   |

- □Ⅰ型指令
- □ 12比特立即数加上基址寄存器rs1的值,作为内存地址访问内存
- □内存读的结果写回rd寄存器中
- □ funct3表示数据类型

| imm[11:0] | rs1 | 000 | rd | 0000011 |
|-----------|-----|-----|----|---------|
| imm[11:0] | rs1 | 010 | rd | 0000011 |
| imm[11:0] | rs1 | 011 | rd | 0000011 |
| imm[11:0] | rs1 | 100 | rd | 0000011 |
| imm[11:0] | rs1 | 110 | rd | 0000011 |

lb
lh
lw
lbu
lhu

#### 100 北京大学

#### S型指令Store

| 31    | 25     | 24    | 20 19 | 15 14 | 12     | 11 7       | 6       | 0 |
|-------|--------|-------|-------|-------|--------|------------|---------|---|
| Imm[] | L1:5]  | rs2   | r     | s1    | funct3 | imm[4:0]   | opcode  |   |
|       | 7      | 5     | ,     | 5     | 3      | 5          | 7       |   |
| offse | t[11:5 | ] src | ba    | se    | width  | offset[4:0 | ] STORE |   |

- □ Store用两个寄存器,rs1和rs2
- □ 12比特立即数由两部分拼接而成,加上基址寄存器rs1的值,形成内存访问地址
- □ 将rs2寄存器的值写入内存
- □ 没有rd指令位域

| Imm[11:5] | rs2 | rs1 | 000 | imm[4:0] | 0100011 | st |
|-----------|-----|-----|-----|----------|---------|----|
| Imm[11:5] | rs2 | rs1 | 001 | imm[4:0] | 0100011 | sh |
| Imm[11:5] | rs2 | rs1 | 010 | imm[4:0] | 0100011 | sw |

width



## B型指令条件转移指令Branch

| 31     | 30        | 25  | 24 20 | 19 15 | 14 12  | 11 8     | 7       | 6 0    |
|--------|-----------|-----|-------|-------|--------|----------|---------|--------|
| imm[12 | 2] imm[10 | :5] | rs2   | rs1   | funct3 | imm[4:1] | imm[11] | opcode |
| 1      | 6         |     | 5     | 5     | 3      | 4        | 1       | 7      |
| offse  | t[12 10:  | 5]  | rs2   | rs1   | funct3 | offset[4 | 1:1 11] | BRANCH |

- □ 比较rs1和rs2寄存器的值
- □ funct3定义转移条件
- □ 立即数lmm由多个不同位域拼接而成
- □ 如果条件满足: pc = pc + imm[12:1]\*2
- □ 如果条件不满足: pc = pc + 4
- □ RISC-V的pc值最低位恒为0,所以不用表示在立即数中。

| imm[12 10:5] | rs2 | rs1 | 000 | imm[4:1 11] | 1100011 |
|--------------|-----|-----|-----|-------------|---------|
| imm[12 10:5] | rs2 | rs1 | 001 | imm[4:1 11] | 1100011 |
| imm[12 10:5] | rs2 | rs1 | 100 | imm[4:1 11] | 1100011 |
| imm[12 10:5] | rs2 | rs1 | 101 | imm[4:1 11] | 1100011 |
| imm[12 10:5] | rs2 | rs1 | 110 | imm[4:1 11] | 1100011 |
| imm[12 10:5] | rs2 | rs1 | 111 | imm[4:1 11] | 1100011 |

BEQ BNE BLT BGE BLTU BGEU



#### U型指令"高位立即数"指令

| 31                | 12 | 11 7 | 6 0    |
|-------------------|----|------|--------|
| imm[31:12]        |    | rd   | opcode |
| 20                |    | 5    | 7      |
| U-immediate[31:12 | l  | dest | LUI    |
| U-immediate[31:12 |    | dest | AUIPC  |

- □ 20比特立即数放置到目标寄存器rd的高20位,低12位置0
- □ 用lui指令生成32比特长立即数
- $\square$  LUI x10, 0x87654 # x10 = 0x87654000
- $\square$  ADDI x10, x10, 0x321 # x10 = 0x87654321
- □ 汇编伪代码
- □ li x10, 0xDEADBEEF # Creates two instructions



## J型指令JAL

| 31      | 30 21     | 20      | 19 12      | 11 7 | 6 0    |
|---------|-----------|---------|------------|------|--------|
| imm[20] | imm[10:1] | imm[11] | imm[19:12] | rd   | opcode |
| 1       | 10        | 1       | 8          | 5    | 7      |
|         | dest      | JAL     |            |      |        |

- □PC相对寻址
- □jal指令将pc+4保存在rd寄存器中
- □jal指令跳转到pc+imm[20:1]\*2
- □汇编伪代码j lab: jal x0, lab



#### JALR跳转指令call

| 31 | 2            | 0 19 1 | 5 14 12 | 11 7 | 6 0          |
|----|--------------|--------|---------|------|--------------|
|    | imm[11:0]    | rs1    | func3   | rd   | opcode       |
|    | 12           | 5      | 3       | 5    | 7            |
|    | offset[11:0] | base   | 0       | dest | <b>JAL</b> R |

- □ JALR rd, rs, immediate
  - PC+4写入rd (return address)
- □ 设置PC = rs + immediate
- □立即数模式和算术指令和load指令相同
  - 立即数不乘以2
  - 对比branches 和 JAL 指令



## RISC-V的指令格式汇总

| 31 30 25     | 24 21   | 20 19   | 15   | 14 1:  | 2 11 8 7   | 6      | 0      |
|--------------|---------|---------|------|--------|------------|--------|--------|
| funct7       | rs2     | r       | s1   | funct3 | rd         | opcode | R-type |
| imm[1:       | 1:0]    | r       | s1   | funct3 | rd         | opcode | I-type |
| imm[11:5]    | rs2     | r       | s1   | funct3 | imm[4:0]   | opcode | S-type |
| imm[12 10:5] | rs2     | r       | s1   | funct3 | imm[4:1 11 | opcode | B-type |
|              | im      | m[31:12 | rd   | opcode | U-type     |        |        |
| imm[20 10    | :1 11]] |         | imm[ | 19:12] | rd         | opcode | J-type |



# RV32I指令列表 (1)

|              | imm[31:12]       | rd    | 0110111 | LUI         |         |       |
|--------------|------------------|-------|---------|-------------|---------|-------|
|              | imm[31:12]       | rd    | 0010111 | AUIPC       |         |       |
| im           | m[20 10:1 11 19] | 9:12] |         | rd          | 1101111 | JAL   |
| imm[11:      | 0]               | rs1   | 000     | rd          | 1100111 | JALR  |
| imm[12 10:5] | rs2              | rs1   | 000     | imm[4:1 11] | 1100011 | BEQ   |
| imm[12 10:5] | rs2              | rs1   | 001     | imm[4:1 11] | 1100011 | BNE   |
| imm[12 10:5] | rs2              | rs1   | 100     | imm[4:1 11] | 1100011 | BLT   |
| imm[12 10:5] | rs2              | rs1   | 101     | imm[4:1 11] | 1100011 | BGE   |
| imm[12 10:5] | rs2              | rs1   | 110     | imm[4:1 11] | 1100011 | BLTU  |
| imm[12 10:5] | rs2              | rs1   | 111     | imm[4:1 11] | 1100011 | BGEU  |
| imm[11:      | 0]               | rs1   | 000     | rd          | 0000011 | LB    |
| imm[11:      | imm[11:0]        |       |         | rd          | 0000011 | LH    |
| imm[11:      | 0]               | rs1   | 010     | rd          | 0000011 | LW    |
| imm[11:      | 0]               | rs1   | 100     | rd          | 0000011 | LBU   |
| imm[11:      | 0]               | rs1   | 101     | rd          | 0000011 | LHU   |
| imm[11:5]    | rs2              | rs1   | 000     | imm[4:0]    | 0100011 | SB    |
| imm[11:5]    | rs2              | rs1   | 001     | imm[4:0]    | 0100011 | SH    |
| imm[11:5]    | rs2              | rs1   | 010     | imm[4:0]    | 0100011 | SW    |
| imm[11:      | ~~               | rs1   | 000     | rd          | 0010011 | ADDI  |
| imm[11:      | imm[11:0]        |       | 010     | rd          | 0010011 | SLTI  |
| imm[11:0]    |                  | rs1   | 011     | rd          | 0010011 | SLTIU |
| imm[11:0]    |                  | rs1   | 100     | rd          | 0010011 | XORI  |
| imm[11:      | 0]               | rs1   | 110     | rd          | 0010011 | ORI   |
| imm[11:      | 0]               | rs1   | 111     | rd          | 0010011 | ANDI  |



# RV32I指令列表 (2)

|        |                  | -    |             |       |         |         | r.      | 4       |
|--------|------------------|------|-------------|-------|---------|---------|---------|---------|
| 000000 |                  | S    | hamt        | rs1   | 001     | rd      | 0010011 | SLLI    |
| 000000 | 0                | S    | hamt        | rs1   | 101     | rd      | 0010011 | SRLI    |
| 010000 | 0                | s    | hamt        | rs1   | 101     | rd      | 0010011 | SRAI    |
| 000000 | 0                |      | rs2         | rs1   | 000     | rd      | 0110011 | ADD     |
| 010000 | 0                |      | rs2         | rs1   | 000     | rd      | 0110011 | SUB     |
| 000000 | 0                |      | rs2         | rs1   | 001     | rd      | 0110011 | SLL     |
| 000000 | 0                |      | rs2         | rs1   | 010     | rd      | 0110011 | SLT     |
| 000000 | 0                |      | rs2         | rs1   | 011     | rd      | 0110011 | SLTU    |
| 000000 | 0                |      | rs2         | rs1   | 100     | rd      | 0110011 | XOR     |
| 000000 | 0                |      | rs2         | rs1   | 101     | rd      | 0110011 | SRL     |
| 010000 | 0                |      | rs2         | rs1   | 101     | rd      | 0110011 | SRA     |
| 000000 | 0                |      | rs2         | rs1   | 110     | rd      | 0110011 | OR      |
| 000000 | 0                |      | rs2         | rs1   | 111     | rd      | 0110011 | AND     |
| 0000   | pred             | d    | succ        | 00000 | 000     | 00000   | 0001111 | FENCE   |
| 0000   | 000              | 0    | 0000        | 00000 | 001     | 00000   | 0001111 | FENCE.I |
| 000    | 0000000          | 000  |             | 00000 | 000     | 00000   | 1110011 | ECALL   |
| 000    | 0000000          | 001  |             | 00000 | 000     | 00000   | 1110011 | EBREAK  |
|        | esr > III 4 II 7 |      |             |       | 001     | 上上四人    | 1110011 | CSRRW   |
| 1果程/   |                  |      | <b>小</b> 拉力 | 700-  | 与十二十二   | 1110011 | CSRRS   |         |
| csr    |                  | rs1  | 011         | rd    | 1110011 | CSRRC   |         |         |
| csr    |                  | zimm | 101         | rd    | 1110011 | CSRRWI  |         |         |
|        | csr              |      |             | zimm  | 110     | rd      | 1110011 | CSRRSI  |
|        | csr              |      |             | zimm  | 111     | rd      | 1110011 | CSRRCI  |
|        |                  |      |             |       |         |         |         |         |



#### RISC-V汇编模拟器RARS

#### □ https://github.com/TheThirdOne/rars





# 第八讲 RISC-V单周期处理器 RISC-V Single-Cycle Processor

佟冬 tongdong@pku.edu.cn

微处理器研究开发中心(MPRC) 计算机科学技术系

北京大学



# RV32I指令列表 (1)

|              | imm[31:12]       | rd    | 0110111 | LUI         |         |       |
|--------------|------------------|-------|---------|-------------|---------|-------|
|              | imm[31:12]       | rd    | 0010111 | AUIPC       |         |       |
| im           | m[20 10:1 11 19] | 9:12] |         | rd          | 1101111 | JAL   |
| imm[11:      | 0]               | rs1   | 000     | rd          | 1100111 | JALR  |
| imm[12 10:5] | rs2              | rs1   | 000     | imm[4:1 11] | 1100011 | BEQ   |
| imm[12 10:5] | rs2              | rs1   | 001     | imm[4:1 11] | 1100011 | BNE   |
| imm[12 10:5] | rs2              | rs1   | 100     | imm[4:1 11] | 1100011 | BLT   |
| imm[12 10:5] | rs2              | rs1   | 101     | imm[4:1 11] | 1100011 | BGE   |
| imm[12 10:5] | rs2              | rs1   | 110     | imm[4:1 11] | 1100011 | BLTU  |
| imm[12 10:5] | rs2              | rs1   | 111     | imm[4:1 11] | 1100011 | BGEU  |
| imm[11:      | 0]               | rs1   | 000     | rd          | 0000011 | LB    |
| imm[11:      | imm[11:0]        |       |         | rd          | 0000011 | LH    |
| imm[11:      | 0]               | rs1   | 010     | rd          | 0000011 | LW    |
| imm[11:      | 0]               | rs1   | 100     | rd          | 0000011 | LBU   |
| imm[11:      | 0]               | rs1   | 101     | rd          | 0000011 | LHU   |
| imm[11:5]    | rs2              | rs1   | 000     | imm[4:0]    | 0100011 | SB    |
| imm[11:5]    | rs2              | rs1   | 001     | imm[4:0]    | 0100011 | SH    |
| imm[11:5]    | rs2              | rs1   | 010     | imm[4:0]    | 0100011 | SW    |
| imm[11:      | ~~               | rs1   | 000     | rd          | 0010011 | ADDI  |
| imm[11:      | imm[11:0]        |       | 010     | rd          | 0010011 | SLTI  |
| imm[11:0]    |                  | rs1   | 011     | rd          | 0010011 | SLTIU |
| imm[11:0]    |                  | rs1   | 100     | rd          | 0010011 | XORI  |
| imm[11:      | 0]               | rs1   | 110     | rd          | 0010011 | ORI   |
| imm[11:      | 0]               | rs1   | 111     | rd          | 0010011 | ANDI  |



# RV32I指令列表 (2)

|        |                  | -    |             |       |         |         | r.      | 4       |
|--------|------------------|------|-------------|-------|---------|---------|---------|---------|
| 000000 |                  | S    | hamt        | rs1   | 001     | rd      | 0010011 | SLLI    |
| 000000 | 0                | S    | hamt        | rs1   | 101     | rd      | 0010011 | SRLI    |
| 010000 | 0                | s    | hamt        | rs1   | 101     | rd      | 0010011 | SRAI    |
| 000000 | 0                |      | rs2         | rs1   | 000     | rd      | 0110011 | ADD     |
| 010000 | 0                |      | rs2         | rs1   | 000     | rd      | 0110011 | SUB     |
| 000000 | 0                |      | rs2         | rs1   | 001     | rd      | 0110011 | SLL     |
| 000000 | 0                |      | rs2         | rs1   | 010     | rd      | 0110011 | SLT     |
| 000000 | 0                |      | rs2         | rs1   | 011     | rd      | 0110011 | SLTU    |
| 000000 | 0                |      | rs2         | rs1   | 100     | rd      | 0110011 | XOR     |
| 000000 | 0                |      | rs2         | rs1   | 101     | rd      | 0110011 | SRL     |
| 010000 | 0                |      | rs2         | rs1   | 101     | rd      | 0110011 | SRA     |
| 000000 | 0                |      | rs2         | rs1   | 110     | rd      | 0110011 | OR      |
| 000000 | 0                |      | rs2         | rs1   | 111     | rd      | 0110011 | AND     |
| 0000   | pred             | d    | succ        | 00000 | 000     | 00000   | 0001111 | FENCE   |
| 0000   | 000              | 0    | 0000        | 00000 | 001     | 00000   | 0001111 | FENCE.I |
| 000    | 0000000          | 000  |             | 00000 | 000     | 00000   | 1110011 | ECALL   |
| 000    | 0000000          | 001  |             | 00000 | 000     | 00000   | 1110011 | EBREAK  |
|        | esr > III 4 II 7 |      |             |       | 001     | 上上四人    | 1110011 | CSRRW   |
| 1果程/   |                  |      | <b>小</b> 拉力 | 700-  | 与十二十二   | 1110011 | CSRRS   |         |
| csr    |                  | rs1  | 011         | rd    | 1110011 | CSRRC   |         |         |
| csr    |                  | zimm | 101         | rd    | 1110011 | CSRRWI  |         |         |
|        | csr              |      |             | zimm  | 110     | rd      | 1110011 | CSRRSI  |
|        | csr              |      |             | zimm  | 111     | rd      | 1110011 | CSRRCI  |
|        |                  |      |             |       |         |         |         |         |



#### RISC-V汇编模拟器RARS

#### https://github.com/TheThirdOne/rars





#### 1. 算术逻辑单元ALU

- 多功能函数模块
  - □ 3个控制信号表明所需进行的操作, funct3
  - □ 2组数据输入作为操作数,rs1, rs2/SignExtImm
  - □ 1组输出信号作为结果, ALUout

| C0 | C1 | C2 | Function | Comments                     |                 |         |
|----|----|----|----------|------------------------------|-----------------|---------|
| 0  | 0  | 0  | ADD/SUB  | Addition/Subtraction         | 0               |         |
| 0  | 0  | 1  | SLL      | Shift Left Logic             |                 |         |
| 0  | 1  | 0  | SLT      | Set Little                   | <br>2           |         |
| 0  | 1  | 1  | SLTU     | Set Little Unsigned          | <br>3 8:1 MUX   | ALUout  |
| 1  | 0  | 0  | A XOR B  | logical XOR                  | 4               | <b></b> |
| 1  | 0  | 1  | SRL/SRA  | Shift Right Logic/Arithmetic | <br>5           |         |
| 1  | 1  | 0  | A + B    | logical OR                   | <br>6           |         |
| 1  | 1  | 1  | A • B    | logical AND                  | 7<br>  S2 S1 S0 |         |
|    |    |    |          |                              |                 |         |
|    |    |    |          |                              | C0 C1 C2        |         |



#### RISCVfpga ALU Verilog描述

```
// In lab4, you must redesign this module using logic gate!!!
assign addresult = alucontrol[3] ? (srca - srcb) : (srca + srcb);
always @*
 begin
  case (alucontrol[2:0])
                                                    //Add/SUB
    3'b000: aluresult = addresult;
                                                    //SLL
    3'b001: aluresult = srca << shamt;
    3'b010: aluresult = (srca < srcb) ? 1 : 0;
                                                    //SLT
                                                    //SLTU
    3'b011: aluresult = {(WIDTH){1'bx}};
    3'b100: aluresult = srca ^ srcb:
                                                    //XOR
    3'b101: aluresult = {{1'b0}, srca[WIDTH-1:1]};
                                                    //SRL/SRA, only shift by 1 in this lab
   3'b101: aluresult = alucontrol[3] ? (srca >>> shamt) : (srca >> shamt); // ok in 40MHz
                                                    //OR
    3'b110: aluresult = srca | srcb;
    3'b111: aluresult = srca & srcb;
                                                    //AND
    default: aluresult = {(WIDTH){1'bx}};
 endcase
end
```



#### 加法器设计

$$s_i = x_i \oplus y_i \oplus c_{i-1}$$

$$c_i = x_i y_i + x_i c_{i-1} + y_i c_{i-1}$$



| $x_i$ | $y_i$ | $c_{i-1}$ | $c_{i}$ | $S_{i}$ |
|-------|-------|-----------|---------|---------|
| 0     | 0     | 0         | 0       | 0       |
| 0     | 0     | 1         | 0       | 1       |
| 0     | 1     | 0         | 0       | 1       |
| 0     | 1     | 1         | 1       | 0       |
| 1     | 0     | 0         | 0       | 1       |
| 1     | 0     | 1         | 1       | 0       |
| 1     | 1     | 0         | 1       | 0       |
| 1     | 1     | 1         | 1       | 1       |
|       |       | (e)       |         |         |







#### 全加器实现

- □ 标准实现
  - 6个门
  - 2 XORs, 2 ANDs, 2 QRs



Cout = A B + Cin (A xor B) = A B + B Cin + A Cin

- □ 另外一种实现
  - 5 gates
  - 半加器是 1 XOR 和1 AND
  - 2 XORs, 2 ANDs, 1 OR





#### 加法器/减法器Adder/subtractor

- □ 使用加法器实现减法器(补吗表示)
  - -A-B = A + (-B) = A + B' + 1
  - 控制信号选择加B或 B的补





#### 行波进位加法(Ripple-carry adders)



### 超前进位加法器(Carry-lookahead logic)

- □ 进位产生因子Carry generate: Gi = Ai Bi
  - 当 A = B = 1, 必然产生进位
- □ 进位传播因子Carry propagate: Pi = Ai xor Bi
  - 当Pi = 1时,carry-in 等于 carry-out
- □ Sum and Cout 可以用产生因子和传播因子表示:
  - Si = Ai xor Bi xor Ci= Pi xor Ci
  - Ci+1 = Ai Bi + Ai Ci + Bi Ci
     = Ai Bi + Ci (Ai + Bi)
     = Ai Bi + Ci (Ai xor Bi)
     = Gi + Ci Pi



#### 超前进位逻辑(续)

- □ 每一个进位逻辑重新用进位因子和传播因子表示:
  - C1 = G0 + P0 C0
  - C2 = G1 + P1 C1 = G1 + P1 G0 + P1 P0 C0
  - C3 = G2 + P2 C2 = G2 + P2 G1 + P2 P1 G0 + P2 P1 P0 C0
  - C4 = G3 + P3 C3 = G3 + P3 G2 + P3 P2 G1 + P3 P2 P1 G0
     + P3 P2 P1 P0 C0
- □ 每一个进位的布尔函数可用两级逻辑实现:
  - 所有输入信号都直接起源于原始的数据输入信号,而不是起源于中间进位
  - 并行的计算每一位结果sum



#### 先行进位链实现

□ 包含传播因子和产生因子的加法器









进位逻辑的复杂度增加了





#### 先行进位链的实现(续)

- □ 先行进位链逻辑独立的产生所有进位
  - Sum可以并行的快速计算出来
  - 当然也增加了逻辑门数量







#### 级联先行进位链的先行进位加法器





#### 进位选择加法器Carry-select adder

□ 采用冗余的硬件来加快进位产生





#### BCD加法器



#### 🚳 北京大学

#### 组合乘法器



(a) 基本构建模块



#### 1 北京大学

#### 2. 存储部件

- □寄存器堆 Register File
  - 32个通用寄存器x0~x31
  - x0硬连线为0,写无效
  - 寄存器堆端口: 2读, 1写
- □指令存储器
  - 只读存储器ROM
  - 端口: 地址和读数据
- □数据存储器
  - 随机访问存储器RAM
  - 端口: 地址, 读数据, 写数据, 写使能信号



#### 指令只读存储器imem.v

```
module imem (input [5:0] a,
            output [31:0] rd);
  reg [31:0] RAM[63:0];
  initial
    begin
      $readmemh ("memfile.dat",RAM);
    end
  assign rd = RAM[a]; // word aligned
endmodule
```



#### 数据随机访问存储器dmem.v



#### 3 RISCVfpga单周期处理器设计





#### 取指过程和后继指令地址生成



#### 寄存器堆和ALU部件





a. Registers b. ALU



#### 寄存器堆Verilog

```
module regfile(input
                            clk,
              input
                           we3,
              input [4:0] ra1,
              input [4:0] ra2,
              input [4:0] wa3,
              input [31:0] wd3,
              output [31:0] rd1,
              output [31:0] rd2);
 reg [31:0] rf[31:0];
 always @(posedge clk)
  if (we3) rf[wa3] \le wd3;
 assign rd1 = (ra1 != 0) ? rf[ra1] : 0;
 assign rd2 = (ra2 != 0) ? rf[ra2] : 0;
endmodule
```



#### 数据存储单元和立即数生成单元



a. Data memory unit

b. Immediate generation unit



#### 数据通路: branch指令





#### 数据通路 —— 访存指令和R-type指令



#### 数据通路





#### ALU控制信号设计

| Instruction opcode | ALUOp | Operation        | Funct7<br>field | Funct3<br>field | Desired ALU action |
|--------------------|-------|------------------|-----------------|-----------------|--------------------|
| ld                 | 00    | load doubleword  | XXXXXXX         | XXX             | add                |
| sd                 | 00    | store doubleword | XXXXXX          | XXX             | add                |
| beq                | 01    | branch if equal  | XXXXXX          | XXX             | subtract           |
| R-type             | 10    | add              | 0000000         | 000             | add                |
| R-type             | 10    | sub              | 0100000         | 000             | subtract           |
| R-type             | 10    | and              | 0000000         | 111             | AND                |
| R-type             | 10    | or               | 0000000         | 110             | OR                 |



#### 立即数生成: ImmGen

| 31 30      | 25       | 24 2  | 1     | 20    | 19 | 15     | 14     | 12 11 | 8      | 7    |     | 6 0    | )      |
|------------|----------|-------|-------|-------|----|--------|--------|-------|--------|------|-----|--------|--------|
| funct      | 7        | rs    | 32    |       |    | rs1    | funct3 |       | rc     | i    |     | opcode | R-type |
|            |          |       |       |       |    |        |        |       |        |      |     |        | _      |
|            | imm[11   | [:0]  |       |       |    | rs1    | funct3 |       | ro     | l    |     | opcode | I-type |
|            |          |       |       |       |    |        |        |       |        |      |     |        |        |
| imm[11     | :5]      | rs    | 32    |       |    | rs1    | funct3 |       | imm[   | 4:0] |     | opcode | S-type |
|            |          |       |       |       |    |        |        |       |        |      |     |        |        |
| imm[12] in | nm[10:5] | rs    | 32    |       |    | rs1    | funct3 | im    | m[4:1] | imm[ | 11] | opcode | B-type |
|            |          |       |       |       |    |        |        |       |        |      |     |        | _      |
|            |          | imm[3 | 1:12] |       |    |        |        |       | rc     | l    |     | opcode | U-type |
|            |          |       |       |       |    |        |        |       |        |      |     |        | _      |
| imm[20]    | imm[10   | ):1]  | imr   | n[11] |    | imm[19 | 9:12]  |       | rc     | l    |     | opcode | J-type |



#### RISCV单周期处理器数据通路





#### 控制器: 控制信号

| Signal name | Effect when deasserted                                                           | Effect when asserted                                                                                    |
|-------------|----------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------|
| RegWrite    | None.                                                                            | The register on the Write register input is written with the value on the Write data input.             |
| ALUSrc      | The second ALU operand comes from the second register file output (Read data 2). | The second ALU operand is the sign-extended, 12 bits of the instruction.                                |
| PCSrc       | The PC is replaced by the output of the adder that computes the value of PC + 4. | The PC is replaced by the output of the adder that computes the branch target.                          |
| MemRead     | None.                                                                            | Data memory contents designated by the address input are put on the Read data output.                   |
| MemWrite    | None.                                                                            | Data memory contents designated by the address input are replaced by the value on the Write data input. |
| MemtoReg    | The value fed to the register Write data input comes from the ALU.               | The value fed to the register Write data input comes from the data memory.                              |



#### 单周期处理器:数据通路+控制器





#### 主控制器

| Instruction | ALUSrc | MemtoReg | RegWrite | MemRead | MemWrite | Branch | ALUOp1 | ALUOp0 |
|-------------|--------|----------|----------|---------|----------|--------|--------|--------|
| R-type      | 0      | 0        | 1        | 0       | 0        | 0      | 1      | 0      |
| I-type      | 0      | 0        | 1        | 0       | 0        | 0      | 1      | 1      |
| lw          | 1      | 1        | 1        | 0       | 1        | 0      | 0      | 0      |
| sw          | 1      | X        | 0        | 1       | 0        | 0      | 0      | 0      |
| beq         | 0      | X        | 0        | 0       | 0        | 1      | 0      | 1      |

```
assign {regwrite, luitoreg, alusrc, branch, memwrite, memtoreg, jump, aluop} = controls;
always @(*)
  case(op)
   7'b0110111: controls <= 9'b1100000 00;
                                                          //LUI
   7'b0110011: controls <= 9'b1000000 10;
                                                          //R-TYP
   7'b0000011: controls <= 9'b1010010 00;
                                                          //LW
   7'b0100011: controls <= 9'b0010100 00;
                                                          //SW
   7'b1100011: controls <= 9'b0001000 01;
                                                          //BEQ
   7'b0010011: controls <= 9'b1010000_11;
                                                          //I-TYPE
   7'b1101111: controls <= 9'b0000001_00;
                                                          //JAL
                                                          //Undefined
   default:
                controls <= 9'bxxxxxx xxx;
  endcase
```





```
module aludec(input
                          [6:0] funct7,
                          [2:0] funct3,
               input
               input
                          [1:0] aluop,
               output reg [3:0] alucontrol);
 always @( * )
  case(aluop)
                                                   // add
   2'b00: alucontrol <= 4'b0000;
   2'b01: alucontrol <= 4'b1000;
                                                   // sub
   2'b10: alucontrol <= {funct7[5], funct3};
                                                   // R-TYP
   2'b11: alucontrol <= {{1'b0}, funct3};
                                                   // I-TYP
   default: alucontrol <= 4'hx;
  endcase
endmodule
```



#### R-type Instruction





#### **Load Instruction**



# Branch-if-equal(其它转移和跳转指令)



### Lab6:基于SingleRISCVfpga的简单计算器

- □ 内存映射输入输出(MMIO):
  - 0x0000-0x0FFF: 指令空间
  - 0x1000-0x17FF: 数据空间
  - 0x7F00-0x7FFF: I/O空间
- □ MMIO寄存器地址:
  - PORTA: 0x7F00,只读,寄存器低4位保存4个按钮通过同步器后的输入值,从高到低BntD(=),BntL(加),BntC(减),BntD(乘)
  - PORTB: 0x7F10,只读,寄存器中保存16个开关SW[15:0]经过 BCD2Bin转换后的16位二进制。
  - PORTC: 0x7F20,读写,寄存器中保存16位二进制,后经过Bin2BCD的值通过LED模块显示。
  - PORTD: 0x7FFC,读写,寄存器中保存值的低16位二进制输出LD[15:0],驱动16个发光二极管。
- □ Verilog模拟虚拟停机寄存器的I/O地址
  - PORTD/HALT: 0x7FFC,读写,当数据地址是0x7FFC,同时写数据为0x1时,Verilog模拟停止。

## 最终课程项目:基于处理器的简单计算器

- □十进制输入、十进制输出
- □加法、减法、乘法功能
- ■Verilog设计





#### 4. RISCV单周期处理器的IO端口dmem\_io.v

```
assign we_dmem = (((a \ge 32'h00001000) & (a < 32'h00001800)) ? 1 : 0) & we;
assign we_portc = ( a == 32 h00007f20 );
assign we_portd = (a == 32'h00007ffc);
assign rdata_RAM = RAM[a[5:2]];
// add bcd2bin module here, from input sw to output portb
// add bin2bcd and led7seg module here, from input portc_reg to output seg/an
always @(a, porta, portb, portc_reg, portd_reg, rdata_RAM)
 begin
  if ( a == 32 h0000 ff00 )
    begin rdata = {{28{1'b0}}, porta}; end
  else if ( a == 32'h0000ff10 )
     begin rdata = {{16{1'b0}}, portb}; end
  else if ( a == 32'h0000ff20 )
     begin rdata = {{16{1'b0}}, portc_reg}; end
  else if ( a == 32'h0000fffc )
     begin rdata = {{16{1'b0}}}, portd_reg}; end
  else if ((a \ge 32'h00001000) && (a < 32'h00001800))
     begin rdata = rdata_RAM; end // word aligned
  else rdata = 0;
  end
```



#### 5. imem\_fpga在vivado中的生成





#### 选择ROM类型





#### 输入输出选择无寄存模式





#### 指定ROM中的汇编程序

